DS/FH混合擴(kuò)頻接收機(jī)解擴(kuò)及同步技術(shù)的FPGA實(shí)現(xiàn)

時(shí)間:2023-05-01 11:36:52 電子通信論文 我要投稿
  • 相關(guān)推薦

DS/FH混合擴(kuò)頻接收機(jī)解擴(kuò)及同步技術(shù)的FPGA實(shí)現(xiàn)

摘要:研究采用編碼擴(kuò)頻的DS/FH混合擴(kuò)頻接收機(jī)的核心模塊——同步及解擴(kuò)部分的FPGA實(shí)現(xiàn)結(jié)構(gòu)。將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上,實(shí)現(xiàn)了接收機(jī)的高度集成化、小型化。偽碼的串并混合捕獲算法及跳頻同步算法等均采用硬件完成,提高了捕獲速度。實(shí)驗(yàn)結(jié)果證明該方案是正確可行的。

    關(guān)鍵詞:DS/FH接收機(jī) 解擴(kuò) 同步 FPGA實(shí)現(xiàn)

DS/FH混合擴(kuò)頻通信系統(tǒng)中,需要數(shù)據(jù)不變頻器、相關(guān)累加器及碼發(fā)生器等完成下變頻、相關(guān)解擴(kuò)等運(yùn)算。通常采用專用芯片來完成這些功能,導(dǎo)致系統(tǒng)體積增大,不便于小型化,F(xiàn)代的EDA(電子設(shè)計(jì)自動化)工具已突破了早期僅期進(jìn)行PCB版圖設(shè)計(jì)或電路功能模擬、純軟件范圍的局限,以最終實(shí)現(xiàn)可靠的硬件系統(tǒng)為目標(biāo),配置了系統(tǒng)自動設(shè)計(jì)的全部工具,如各種常用的硬件描述語言平臺VHDL、Verilog HDL、AHDL等;配置了多種能兼容和混合使用的邏輯描述輸入工具,如硬件描述語言文本輸入法(其中包括布爾方程描述方式、原理圖描述方式、狀態(tài)圖描述方式等)以及原理圖輸入法、波形輸入法等;同時(shí)還配置了高性能的邏輯綜合、優(yōu)化和仿真模擬工具。FPGA是在PAL、GAL等邏輯器件的基本上發(fā)展起來的。與PAL、GAL等相比較,F(xiàn)PGA的規(guī)模大,更適合于時(shí)序、組合等邏輯電路應(yīng)用場合,它可以替代幾十甚至上百塊通用IC芯片。FPGA具有可編程性和設(shè)計(jì)方案容易改動等特點(diǎn),芯片內(nèi)部硬件連接關(guān)系的描述可以存放在下載芯片中,因而在可編程門陣列芯片及外圍電路保持不動的情況下,更換下載芯片,就能實(shí)現(xiàn)新的功能。FPGA芯片及其開發(fā)系統(tǒng)問世不久,就受到世界范圍內(nèi)電子工程設(shè)計(jì)人員的廣泛關(guān)注和普遍歡迎。本文主要討論一種基于編碼擴(kuò)頻的DS/FH混合擴(kuò)頻接收機(jī)解擴(kuò)及同步過程的實(shí)現(xiàn)結(jié)構(gòu),采用ALTERA公司的APEX20K200RC240-1器件及其開發(fā)平臺Quartus II實(shí)現(xiàn)混合擴(kuò)頻接收機(jī)的核心——解擴(kuò)及同步模塊。

1 混合擴(kuò)頻接收機(jī)解擴(kuò)模塊的FPGA設(shè)計(jì)

解擴(kuò)模塊是混合擴(kuò)頻接收機(jī)的核心。該模塊實(shí)現(xiàn)對接收信號的解擴(kuò)處理,主要包括數(shù)字下變頻器、數(shù)控制蕩器(NCO)、碼發(fā)生器、相關(guān)累加器和偽碼移相電路等,通常各模塊采用專用芯片。利用FPGA將這些功能集成在一塊芯片中,大大縮小了接收機(jī)的體積,便于實(shí)現(xiàn)系統(tǒng)的小型化和集成化。下面分別介紹該模塊各部分的FPGA實(shí)現(xiàn)結(jié)構(gòu)。

1.1 數(shù)控振蕩器(NCO)

數(shù)控振蕩器是解擴(kuò)模塊中的重要組成部分,主要用于為碼發(fā)生器提供精確的時(shí)鐘信號,從而實(shí)現(xiàn)對接收信號的捕獲和跟蹤。碼發(fā)生器由相位累加器和查找表構(gòu)成。若使用字長為40位寬的累加器,對于某一頻率控制字A,輸出頻率fout與輸入頻率控制字A的關(guān)系為:

fout=fclkA/2 40

其中,fclk為系統(tǒng)時(shí)鐘。只要改變控制字A的大小,就可以控制輸出頻率fout。Fout變化的最小步長Δf由累加器的數(shù)據(jù)寬度決定。若數(shù)據(jù)寬度取40位,則:

Δf=fclk/2 40

利用上述原理,可以通過精確分頻得到所需頻率。原理圖如圖1所示。

    圖1中頻率控制字A由DSP寫入?紤]到FPGA內(nèi)部存儲資源限制,取40位相位累加值result[39..0]的高八位作為查找表LUT(look~up table)的輸入,查找表由ROM構(gòu)成,存儲各相位所對應(yīng)采樣值。當(dāng)查找表輸入端為某一相位phase時(shí),則

[1] [2] [3] [4] [5] 

【DS/FH混合擴(kuò)頻接收機(jī)解擴(kuò)及同步技術(shù)的FPGA實(shí)現(xiàn)】相關(guān)文章:

數(shù)字化DS/BPSK導(dǎo)航接收機(jī)設(shè)計(jì)與實(shí)現(xiàn)04-27

GPS L2 CM碼產(chǎn)生和同步的FPGA實(shí)現(xiàn)方法04-27

單頻實(shí)時(shí)GPS軟件接收機(jī)導(dǎo)航解算的C++實(shí)現(xiàn)04-27

GNSS軟件接收機(jī)關(guān)鍵技術(shù)研究及實(shí)現(xiàn)05-01

基于FPGA的α-β濾波器的實(shí)現(xiàn)05-02

基于FPGA的TSoverlP的設(shè)計(jì)和實(shí)現(xiàn)論文04-29

基于定點(diǎn)LMS算法的自適應(yīng)天線陣技術(shù)及其FPGA實(shí)現(xiàn)05-01

不同GPS的靜態(tài)混合解算04-28

一種擴(kuò)頻高度表的偽碼同步方案04-28

分組擴(kuò)頻水聲通信技術(shù)研究04-29