基于FPGA技術(shù)的多處理器導(dǎo)航系統(tǒng)設(shè)計(jì)

時(shí)間:2023-04-30 08:47:11 航空航天論文 我要投稿
  • 相關(guān)推薦

基于FPGA技術(shù)的多處理器導(dǎo)航系統(tǒng)設(shè)計(jì)

隨著慣性導(dǎo)航及組合導(dǎo)航的不斷變化和發(fā)展,為適用于微小型場(chǎng)合使用,結(jié)合現(xiàn)有導(dǎo)航技術(shù),研究了一種基于FPGA多處理器結(jié)構(gòu)的、低功耗、低成本的慣性導(dǎo)航系統(tǒng).重點(diǎn)分析了其硬件和軟件的特點(diǎn),給出了一種實(shí)用的設(shè)計(jì)方式.

作 者: 楊芳 郝永平 苗雷 YANG Fang HAO Yong-ping MIAO Lei   作者單位: 沈陽(yáng)理工大學(xué),沈陽(yáng),110168  刊 名: 彈箭與制導(dǎo)學(xué)報(bào)  PKU 英文刊名: JOURNAL OF PROJECTILES, ROCKETS, MISSILES AND GUIDANCE  年,卷(期): 2007 27(2)  分類(lèi)號(hào): V249.322  關(guān)鍵詞: SOPC   FPGA   慣性導(dǎo)航  

【基于FPGA技術(shù)的多處理器導(dǎo)航系統(tǒng)設(shè)計(jì)】相關(guān)文章:

基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)04-27

基于FPGA的DDS信號(hào)源設(shè)計(jì)04-27

基于FPGA的實(shí)時(shí)圖像處理技術(shù)研究04-28

基于FPGA和DDS技術(shù)的激光測(cè)距儀04-29

FPGA在組合導(dǎo)航系統(tǒng)中的應(yīng)用研究04-27

基于DSP和FPGA的筆劃字符發(fā)生器設(shè)計(jì)04-26

基于衛(wèi)星/平流層飛艇的區(qū)域?qū)Ш较到y(tǒng)設(shè)計(jì)04-28

基于DSP的旋轉(zhuǎn)彈用微小型導(dǎo)航系統(tǒng)設(shè)計(jì)04-28

基于SAR的組合導(dǎo)航系統(tǒng)仿真研究04-29

基于GPS/INS與天線(xiàn)陣列的導(dǎo)航系統(tǒng)抗干擾設(shè)計(jì)與分析04-29