發(fā)信人: Bono (You, too), 板面: Circuit
標(biāo) 題: [轉(zhuǎn)載] 臺達的筆試題目
發(fā)信站: 飄渺水云間 (Wed Nov 15 13:06:06 2006), 站內(nèi)信件 【 原文由 Bono 發(fā)表于 EE 討論區(qū) 】
本本和碩碩題目一樣的。
認(rèn)真上諶老師課的同學(xué),第三、五題肯定不會錯。
1.
----+
|
R1
|
+ +-----+
Vi | |
- | |
R2 C
| |
| |
----+-----+
R1=1k
R2=10k
C=1u
問單位階越響應(yīng)的終值和時間常數(shù)
2. VCC
|
R3
|
+-R2----+-----Vo
| |
| d
--R1--+-----g
+ s
Vi |
- GND
R1=1k
R2=2k
R3=10k
問Vi上升至1V的時候,Vo的變化過程,以及Vo的增量
3.
環(huán)形磁芯上兩個繞組ab和cd,匝數(shù)1:1,同名端是ac,
全耦合。cd開路測得ab電感為L。
問(1) bd短路,ac測電感是多少?
(2) bc短路,ad測電感是多少?
(3) cd短路,ab測電感是多少?
4.
同相積分電路的傳遞函數(shù)和零點。
5.
如何減小正激變換器變壓器損耗?
6.
已知反激變換器副邊二極管電流波形和輸出直流電流,
畫出電容電流波形。并求電容電流有效值。
7.
50V~60V -> 5V/10A 用什么拓?fù)湫首罡?
8.用英文回答
(1)What is pF? What does pF indicate in AC/DC converters?
Which topology can be used to improve pF?
(2)What are the differences between Buck & Boost
converter? Describe the features.
(3)What is synchronized recitify? Why use it? --
See the stone set in your eyes
See the thorn twist in your side
I wait for you
Sleight of hand and twist of fate
On a bed of nails she makes me wait
And I wait without you, with or without you ※ 內(nèi)容修改:Bono 于 Nov 15 13:05:13 修改本文內(nèi)容[FROM: Bono]
※ 來源:飄渺水云間 freecity.cn[FROM: Bono]
--
※ 轉(zhuǎn)載:飄渺水云間 freecity.cn[FROM: Bono]
發(fā)信人: dongh (安皮兒), 板面: Circuit
標(biāo) 題: [轉(zhuǎn)載] 常見筆試題(1)
發(fā)信站: 飄渺水云間 (Thu Nov 9 10:12:13 2006), 轉(zhuǎn)信 【 原文由 dongh 發(fā)表于 Work 討論區(qū) 】
外網(wǎng)找的: 模擬電路 1、 基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子) 基爾霍夫電流定律是一個電荷守恒定律,即在一個電路中流入一個節(jié)點的電荷與流出同一
個 節(jié)點的電荷相等. 基爾霍夫電壓定律是一個能量守恒定律,即在一個回路中回路電壓之和為零. 2、平板電容公式(C=εS/4πkd)。(未知) 3、最基本的如三極管曲線特性。(未知) 4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子) 5、負(fù)反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負(fù)反
饋的優(yōu)點(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和
非 線性失真,有效地擴展放大器的通頻帶,自動調(diào)節(jié)作用)(未知) 6、放大電路的頻率補償?shù)哪康氖鞘裁,有哪些方?(仕蘭微電子) 7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知) 8、給出一個查分運放,如何相位補償,并畫補償后的波特圖。(凹凸) 9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺
點 ,特別是廣泛采用差分結(jié)構(gòu)的原因。(未知) 10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知) 11、畫差放的兩個輸入管。(凹凸) 12、畫出由運放構(gòu)成加法、減法、微分、積分運算的電路原理圖。并畫出一個晶體管級
的 運放電路。(仕蘭微電子) 13、用運算放大器組成一個10倍的放大器。(未知) 14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某
點 的 rise/fall時間。(Infineon筆試試題) 15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電
壓 ,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波
器 。當(dāng)RC<<t時,給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知) s="V0sin(2pif0t)+V1cos(2pif1t)+2sin(2pif3t+90),當(dāng)其通過低通、
帶 通、高通濾波器后的信號表示方式。(未知) 18、選擇電阻時要考慮什么?(東信筆試題) 19、在CMOS電路中,要有一個單管作為開關(guān)管精確傳遞模擬低電平,這個單管你會用p管
還是N管,為什么?(仕蘭微電子) 20、給出多個mos管組成的電路求5個點的電壓。(Infineon筆試試題) 21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫出你知道的線路結(jié)構(gòu),簡單描
述 其優(yōu)缺點。(仕蘭微電子) 22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸) 23、史密斯特電路,求回差電壓。(華為面試題) 24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機的,12分之一周期....)
( 華為面試題) 25、LC正弦波振蕩器有哪幾種三點式振蕩電路,分別畫出其原理圖。(仕蘭微電子)
26、VCO是什么,什么參數(shù)(壓控振蕩器?) (華為面試題) 27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子) 28、鎖相環(huán)電路組成,振蕩器(比如用D觸發(fā)器如何搭)。(未知) 29、求鎖相環(huán)的輸出頻率,給了一個鎖相環(huán)的結(jié)構(gòu)圖。(未知) 30、如果公司做高頻電子的,可能還要RF知識,調(diào)頻,鑒頻鑒相之類,不一一列舉。(
未 知) 31、一電源和一段傳輸線相連(長度為L,傳輸時間為T),畫出終端處波形,考慮傳輸線
無損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知) 32、微波電路的匹配電阻。(未知) 33、DAC和ADC的實現(xiàn)各有哪些方法?(仕蘭微電子) 34、A/D電路組成、工作原理。(未知) 35、實際工作所需要的一些技術(shù)知識(面試容易問到)。如電路的低功耗,穩(wěn)定,高速如
何 做到,調(diào)運放,布版圖注意的地方等等,一般會針對簡歷上你所寫做過的東西具體問,肯
定 會問得很細(xì)(所以別把什么都寫上,精通之類的詞也別用太多了),這個東西各個人就
不
一樣了,不好說什么了。(未知)
--
※ 來源:飄渺水云間 freecity.cn[FROM: dongh]
--
※ 轉(zhuǎn)載:飄渺水云間 freecity.cn[FROM: dongh] 發(fā)信人: dongh (安皮兒), 板面: Circuit
標(biāo) 題: [轉(zhuǎn)載] 常見筆試題(2)
發(fā)信站: 飄渺水云間 (Thu Nov 9 10:12:21 2006), 轉(zhuǎn)信 【 原文由 dongh 發(fā)表于 Work 討論區(qū) 】
數(shù)字電路 1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子) 2、什么是同步邏輯和異步邏輯?(漢王筆試) 同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系。
3、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?(漢王筆試) 線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用oc門來實現(xiàn),由于不
用 oc門可能使灌電流過大,而燒壞邏輯門。同時在輸出端口應(yīng)加一個上拉電阻。 4、什么是Setup 和Holdup時間?(漢王筆試) 5、setup和holdup時間,區(qū)別.(南山之橋) 6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知) 7、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛VIA2003.1
1. 06 上海筆試試題) Setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸
發(fā) 器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應(yīng)提前時鐘上升沿(如
上 升沿有效)T時間到達芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個
數(shù) 據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。
保 持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。如果hold time
不 夠,數(shù)據(jù)同樣不能被打入觸發(fā)器.建立時間(Setup Time)和保持時間(Hold time)。建
立 時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后
數(shù) 據(jù)信號需要保持不變的時間。如果不滿足建立和保持時間的話,那么DFF將不能正確地采
樣 到數(shù)據(jù),將會出現(xiàn) metastability的情況。如果數(shù)據(jù)信號在時鐘沿觸發(fā)前后持續(xù)的時間
均 超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。 8、說說對數(shù)字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險怎樣消除。(仕蘭微
電子) 9、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達該門的時間不一
致 叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解
決 方法:一是添加布爾式的消去項,二是在芯片外部加電容。 10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試) 常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間
, 而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在
輸 出端口加一上拉電阻接到5V或者12V。 11、如何解決亞穩(wěn)態(tài)。(飛利浦-大唐筆試) 亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)達到一個可確認(rèn)的狀態(tài)。當(dāng)一個觸發(fā)器進入
亞 穩(wěn)態(tài)時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能穩(wěn)定在某個正確的電
平 上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種
無 用的輸出電平可以沿信號通道上的各個觸發(fā)器級聯(lián)式傳播下去。 12、IC設(shè)計中同步復(fù)位與 異步復(fù)位的區(qū)別。(南山之橋) 13、MOORE 與 MEELEY狀態(tài)機的特征。(南山之橋) 14、多時域設(shè)計中,如何處理信
[常見筆試題&面試題1]